Лекция: Общий регистр маски прерываний GIMSK
Бит | |||||||||
$3D ($5D) | INT1 | INT0 | — | — | — | — | — | — | GIMSK |
Чт./зап (R/W) | R/W | R/W | R | R | R | R | R | R | |
Начальн.знач. |
Бит 7 — INT1: Запрос внешнего прерывания 1 разрешен. Когда этот бит установлен, а также установлен бит I регистра состояния, разрешается прерывание от внешнего вывода. Биты управления запуском прерывания (ISC11 и ISC10) в регистре управления микроконтроллером (MCUCR) определяют по какому событию отрабатывается прерывание — по спадающему или нарастающему фронту или же по уровню. Активность на выводе приводит к возникновению прерываний даже если вывод сконфигурирован как выход. При возникновении прерывания выполняется программа, начинающаяся с адреса $002 в памяти программ. (см. также «Внешние прерывания»).
Бит 6 — INT0: Запрос внешнего прерывания 0 разрешен. Когда этот бит установлен, а также установлен бит I регистра состояния, разрешается прерывание от внешнего вывода. Биты управления запуском прерывания (ISC01 и ISC00) в регистре управления микроконтроллером (MCUCR) определяют по какому событию отрабатывается прерывание — по спадающему или нарастающему фронту или же по уровню. Активность на выводе приводит к возникновению прерываний даже если вывод сконфигурирован как выход. При возникновении прерывания выполняется программа, начинающаяся с адреса $001 в памяти программ. (см. также «Внешние прерывания»).
Биты 5..0 — зарезервированы. В AT90S2313 эти биты зарезервированы и всегда читаются как 0.